

# AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE

# Dokumentacja projektu TRON

Złożone systemy cyfrowe

Krzysztof Blecharczyk, Hubert Romańczyk

# Spis treści

| Wprowadzenie                                 | 3  |
|----------------------------------------------|----|
| Cel projektu                                 | 3  |
| Podstawowe informacje o projekcie:           | 3  |
| Specyfikacja techniczna projektu:            | 3  |
| Specyfikacja układu cyfrowego:               | 4  |
| Terminy                                      | 4  |
| Reguły gry                                   | 5  |
| Planowane bonusy                             | 5  |
| Prace nad projektem                          | 5  |
| Obraz                                        | 5  |
| Zagadnienie teoretyczne:                     | 6  |
| Schemat połączeń prezentuje się następująco: | 6  |
| Prezentacja kodu źródłowego:                 | 7  |
| Sterowanie                                   | 9  |
| Rozszerzenie funkcjonalności płytki FPGA     | 9  |
| Klawiatura                                   | 11 |
| Prezentacja kodu źródłowego:                 | 12 |
| Mechanika gry                                | 13 |
| Prezentacja kodu źródłowego:                 | 13 |
| Podsumowanie projektu:                       | 15 |
| Wnioski                                      | 15 |
| Literatura                                   | 16 |

# Wprowadzenie

# Cel projektu:

Celem projektu jest stworzenie na platformę FPGA gry podobnej do bardzo popularnych gier jakie można znaleźć w internecie, tj. "Curve Fever". Plan pracy zakłada zgodność reguł stworzonej gry wraz z oryginalną produkcją.

WAŻNE: Projekt powstaje wyłącznie w celach edukacyjnych. Nigdy nie zostanie wykorzystany komercyjnie!

# Podstawowe informacje o projekcie:

Zamysłem projektu jest usystematyzowanie oraz wykorzystanie umiejętności zdobytych na przedmiotach "Podstawy elektroniki", oraz "Technika cyfrowa", które należą do naszego toku studiów. Tematyka projektu została zaakceptowana przez prowadzącego zajęcia. Wybór nie jest przypadkowy - tworzenie gier komputerowych, poznanie ich mechaniki oraz możliwość dowolnej konfiguracji wszelkich opcji z nimi związanych od zawsze należało do obszaru zainteresowań osób biorących udział w projekcie. Ponadto jest to doskonała okazja, aby nauczyć się obsługi i programowania układów FPGA.

Sama nazwa projektu została zainspirowana filmem nakręconym w 1982 roku, o tytule "Tron", reżyserii Steven Lisberger. Podobieństwo pomiędzy obiema produkcjami polega na śladzie, jaki zostawiają za sobą zarówno postacie w grze, jak i bohaterowie wyżej wspomnianego filmu.

Termin trwania projektu: 1.10.2019 r. - 16.02.2020 r.

## Specyfikacja techniczna projektu:

Język w jakim program został napisany: Układ cyfrowy wykorzystywany podczas prac nad projektem: Używane środowisko programistyczne: SystemVerilog Terasic DE10-Lite Board (P0466) Quartus Prime Lite 19.1

## Specyfikacja układu cyfrowego:



**Terasic DE10-Lite Board (P0466)** to płytka deweloperska z układem FPGA Altera MAX 10. Posiada ona:

- 50 tys. logicznych elementów programowalnych,
- 1638 Kbit pamięci M9K,
- 6 zintegrowanych układów ADC, z których każdy wspiera dokładnie jedno, dedykowane dla tego układu, wejście analogowe zgodne z **Arduino UNO R3**,
- 10 diod LED,
- 10 przełączników suwakowych,
- 2 przyciski,
- 6 wyświetlaczy, z których każdy jest 7-segmentowy
- wbudowany programator USB Blaster z gniazdem USB typu B,
- Ponadto wyjścia I/O:
  - o 2x20 pinów GPIO
  - o 4 bitowe wyjście VGA.

**Terasic DE10-Lite Board** korzysta z 64MB pamięci SDRAM na 16-bitowej szynie danych. Płytka zasilana jest prądem stałym o natężeniu 5V.

Link do pełnej specyfikacji układu: https://download.kamami.pl/p562820-DE10-Lite User Manual.pdf

## **Terminy**

- 09.10.2019 zgłoszenie tematu osobie prowadzącej zajęcia, uzyskanie akceptacji,
- 16.10.2019 oddanie pierwszej wersji dokumentacji projektu,
- 30.10.2019 zapoznanie się z podstawami tworzenia oprogramowania dla układów FPGA oraz językiem,
- 13.11.2019 przygotowanie teoretyczne dla wyświetlania obrazu na monitorze przez złącze VGA,
- 20.11.2019 stworzenie modułu pozwalającego wyświetlać obraz na monitorze poprzez złącze VGA,
- 27.11.2019 rozszerzenie funkcjonalności płytki przez podłączenie złącza ps/2,
- 11.12.2019 rozpoczęcie pracy nad logiką gry, zaplanowanie oraz omówienie planowanych funkcjonalności oraz sposobu ich realizacji,
- 30.12.2019 praca nad mechaniką gry,
- 7.01.2019 zakończenie prac nad mechaniką gry, wprowadzenie ostatnich poprawek, ukończenie dokumentacji.

# Reguly gry

Na planszy pokazują się dwie postacie. Najłatwiej zidentyfikować je jako węże. Kiedy gracz naciśnie dowolny przycisk związany ze sterowaniem swojej postaci, to jego postać zaczyna się poruszać, bez możliwości zatrzymania. Zabieg ten został zrobiony celowo – warto na początku odczekać parę chwil i zobaczyć w którą stronę uda się nasz przeciwnik. Każda z postaci początkowo wydłuża się, aż do momentu uzyskania odpowiedniej (zaprogramowanej) długości. Gracze sterują postaciami w dowolnym, wybranym przez siebie kierunku. Celem gry jest doprowadzenie do sytuacji, gdy drugi gracz wejdzie w naszego węża. Jeśli do tego doprowadzimy, gra kończy się a cały ekran pokrywa się kolorem zwycięskiego gracza.

UWAGA: Należy uważać na obramowanie planszy zaznaczone kolorem białym, oraz przeszkodę umieszczoną na środku! Jeśli w nią wejdziemy – przegrywamy.

# Planowane bonusy

- przyspieszenie,
- zwolnienie,
- usunięcie dotychczasowych śladów innych graczy,
- usunięcie dotychczasowego śladu gracza zdobywającego bonus,
- czasowa nieśmiertelność,
- czasowy zanik ścian ograniczających pole gry,
- czasowa zmiana sterowania innym graczom,
- czasowa zmiana sterowania dla gracza zdobywającego bonus.

**UWAGA** – określenie planowane zostało użyte nie bez przyczyny. Niestety podczas robienia projektu zrezygnowaliśmy w nich.

# Prace nad projektem

#### **Obraz**

Początek pracy z projektem to, (nie licząc zapoznania się ze specyfikacją oraz instrukcją obsługi płytki, instalacją niezbędnego oprogramowania Quartus (**Quartus Prime Lite 19.1**)) zabraliśmy się za podłączenie płytki FPGA do monitora z wyjściem VGA.



#### Zagadnienie teoretyczne:

VGA to analogowy standard wideo wykorzystujący 15-stykowe złącze D-sub. Nie wymaga wysokich częstotliwości taktowania ani skomplikowanego kodowania.

VGA ma pięć głównych pinów sygnałowych odpowiednio po jednym dla każdego z kolorów: czerwonego, zielonego, niebieskiego oraz dwa do synchronizacji. Synchronizacja pozioma wyznacza linię. Synchronizacja pionowa wyznacza ekran, zwany także ramką.

#### Schemat połączeń prezentuje się następująco:



Impulsy VGA składają się z dwóch faz: rysowanie pikseli i interwał wygaszania. Sygnały synchronizacji występują w odstępach czasu wygaszania; oddzielone od rysowania pikseli przez ganek frontowy i ganek tylny. Kiedy opracowano VGA, monitory były oparte na lampach katodowych (CRT): interwał wygaszania daje czas na ustabilizowanie się poziomów napięcia i powrót działa elektronowego na początek linii lub ekranu.

Projekt zakłada stworzenie klasycznego wyświetlacza VGA **640 x 480 pikseli**, odświeżanego z częstotliwością **60 Hz**. Zegar pikselowy będzie taktowany na **25 MHz**, co stanowi prostą do podziału część zegara **50 MHz** używanej płytki. Kluczem do wytworzenia prawidłowego sygnału VGA jest odpowiednie ustawienie taktowania. Dla uproszczenia wykonamy obliczenia w pikselach i liniach. Każdy piksel jest tyknięciem zegara pikselowego **25 MHz** (**40 ns**). Linia to kompletny zestaw poziomych pikseli.

Wbrew pozorom, okno wyświetlane na monitorze VGA o rozmiarze 640x480 pikseli, jest dużo większe. Aby uzyskać poprawne działanie okna, należy zapewnić następujące ramki:

#### **Horizontal Pixel Timings**

Front Porch: 16Sync Pulse: 96Back Porch: 48

Okno: 640Suma:: 800

#### Vertical Line Timings

• Okno: 480

• Front Porch: 10

• Sync Pulse: 2

• Back Porch: 33

• Suma: 525

#### Podglad:



#### Prezentacja kodu źródłowego:

UWAGA – zamieszczony tutaj kod źródłowy jest uproszczony i służy jedynie do pokazania sposobu realizacji danego zagadnienia

W głównym module Tron zostały zadeklarowane następujące pola:

```
1 module Tron(
      //do wyświetlacza
      //do wyswietlacza
output wire [9:0] xCount, yCount, //liczniki pikseli
output reg displayArea, //wyświetlany obszar
output VGA_hSync, VGA_vSync, //odpowiednio horyzontalna, oraz wertykalna synchronizacja
      output wire [3:0] Red, Green, Blue //kolory - czerwony, zielony, niebieski
10
11
12
      wire VGA_clk;
                           //obszary, który zaznaczymy na czerwono
13
      wire R;
      wire G;
                              //obszary, który zaznaczymy na zielono
15
                             //obszary, który zaznaczymy na niebiesko
16
17
18
      19
20
21
                      displayArea, VGA_hSync, VGA_vSync);
22
23
24
25
      always @(posedge VGA clk)
                                             //generowanie ramki i areny do gry
26
      begin
27
              border <= (((xCount >= 0) && (xCount < 20) || (xCount >= 630) && (xCount < 641)) ||
28
                           ((yCount >= 0) && (yCount < 11) || (yCount >= 470) && (yCount < 481))) ||
29
                           (((xCount >= 160 && xCount < 170) || (xCount >= 480 && xCount < 490)) &&
```

```
30
               ((yCount >= 160 && yCount < 230) || (yCount >= 250 && yCount < 320))) ||
31
                           ((xCount >= 160 && xCount < 480) && ((yCount >= 160 && yCount < 170) ||
32
                           (yCount >= 310 && yCount < 320)));
33
34
35
36
37
       //obsluga wyswietlania
38
39
       //przypisanie obszarów do zaznaczenia
40
       assign R = (displayArea && (border || snakeHead2 || endGameR));
41
       assign G = (displayArea && (border || snakeHead1 || endGameG));
42
       assign B = (displayArea && (border || snakeBody1 || snakeBody2) && (~endGameR && ~endGameG));
43
       always@(posedge VGA_clk)
       begin
45
               Red = {3{R}}; //kolorwanie
46
               Green = {3{G}};
               Blue = {3{B}};
47
48
       end
49 end module
50
51 module clk_reduce(clk, VGA_clk);
                                            //redukcja zegara
52
                                     //50MHz clock
53
       input clk;
       output reg VGA clk;
54
55
       always@(posedge clk)
56
       begin
57
               VGA_clk=~VGA_clk;
5.8
       end
59
60 endmodule
61
62 module VGA_gen(VGA_clk, xCount, yCount, displayArea, VGA_hSync, VGA_vSync);
63
64
       input VGA_clk;
65
       output reg [9:0]xCount, yCount;
66
       output reg displayArea;
67
       output VGA_hSync, VGA_vSync;
68
69
       reg p_hSync, p_vSync;
70
                              //przepraszam za angielskie komentarze, ale tak najlepiej to opisać
                                //start of horizntal front porch
71
       integer porchHF = 640;
72
       integer syncH = 655;
                                      //start of horizontal sync
73
       integer porchHB = 747;
                                      //start of horizontal back porch
74
       integer maxH = 793;
                                     //total length of line
 75
 76
       integer porchVF = 480;
                                     //start of vertical front porch
77
       integer syncV = 490;
                                      //start of vertical sync
78
       integer porchVB = 492;
                                     //start of vertical back porch
79
       integer maxV = 525;
                                      //total rows
80
       always@(posedge VGA clk)
                                      //generowanie xCount
81
82
       begin
83
               if(xCount === maxH)
                      xCount <= 0;
84
85
               else
86
                      xCount <= xCount + 1;
87
       end
88
89
       always@(posedge VGA clk) //generowanie yCount
90
       begin
91
               if(xCount === maxH)
92
               begin
                       if(yCount === maxV)
93
94
                              yCount <= 0;
95
                       else
                       yCount <= yCount + 1;</pre>
96
97
               end
98
       end
99
100
       always@(posedge VGA_clk)
                                     //wyświetlany obszar
101
       begin
102
               displayArea <= ((xCount < porchHF) && (yCount < porchVF));</pre>
103
104
       always@(posedge VGA_clk) //synchronizacja
       begin
```

#### **Sterowanie**

Gracze będą mogli sterować swoimi postaciami w grze za pomocą klawiatury.

#### Rozszerzenie funkcjonalności płytki FPGA

Płytka FPGA (**Terasic DE10-Lite Board** (**P0466**)) nie była fabrycznie wyposażona w złącze ps2, aby podpiąć do niej klawiaturę. Płytka miała jednak złącza określone w instrukcji jako Arduino Connectors. Zostały one zaznaczone na czerwono na rysunku:



Jak widzimy mamy dostępne 6 pinów. Ich specyfikacja w instrukcji wygląda następująco:



Taki układ jest dla nas idealny! Możemy wykorzystać go do naszych celów. Aby podłączyć klawiaturę, musieliśmy mieć żeńskie wejście ps2. W tym celu zakupiliśmy kabel:



Zielona końcówka została odcięta w celu zaadoptowania jej do płytki. Złącze ps2 przesyła dane w następujący sposób:



Jak widzimy ze schematu, mimo, że jest 6 wejść w złączu, wykorzystanych zostało tylko 4. W ten oto sposób połączyliśmy złącze do płytki w następujący sposób:



| Złącze PS/2 | Złącze na płytce |
|-------------|------------------|
| Pin 1 DATA  | Arduino_IO12     |
| Pin 3 GND   | GND              |
| Pin 4 VCC   | VCC5             |
| Pin 5 CLK   | Arduino_IO11     |

Pomiędzy kablami czerwonym a zielonym został wpięty opornik 4,7 k $\Omega$ . Jest on niezbędny do prawidłowego działania układu.

#### Klawiatura

Współpraca naszej płytki z klawiaturą nie jest zagadnieniem bardzo skomplikowanym. Jest kilka podstawowych rzeczy, które trzeba wiedzieć:

- 1. Kiedy klawiatura nie wysyła danych, wysyła stale logiczna 1 (stan wysoki), tak samo jak zegar.
- Wciśnięcie jednego klawisza powoduje wysłanie co najmniej 33 bitów danych wejściowych z klawiatury do płytki.
- 3. Kiedy pierwszy raz wciskamy przycisk wysyła on 11 bitów danych w postaci tzw. kodu make. Kiedy zwolnimy przycisk wysyła on 11 bitów tzw. break kodu, następnie ponownie ten sam kod make. (Od tej zasady istnieja wyjatki).
- 4. Klawiatura wysyła w kółko ten sam kod make (te 11 bitów) tak długo, jak trzymamy wciśnięty określony klawisz.
- 5. Klawiatura wysyła dane na ujemne zbocze swojego zegara.
- 6. Klawiatura posiada swój własny zegar, który możemy odczytać. Nie ma potrzeby definiowania własnego zegara aby współpracować z klawiaturą.

#### Adnotacja dla punktów 2 i 3:

Pierwszym wysłanym przez klawiaturę bitem jest zero (aby rozpocząć), następnie 8 bitów danych specyficznych dla naciśniętego klawisza (kod make), bit parzystości (PB), a na koniec jeden do zatrzymania. Bit parzystości ma wartość jeden lub zero, w zależności od liczby wystąpień 1 w kodzie make. Jeśli liczba wystąpień 1 jest parzysta, będzie to 1, a jeśli liczba wystąpień 1 jest nieparzysta, bit parzystości przyjmie wartość 0. Ten bit gwarantuje, że liczba jedynek w całej sekwencji jest nieparzysta.

#### Ilustracja:



| Klawisz      | Scan Code Make (break) |
|--------------|------------------------|
| W            | 1D (F01D)              |
| $\mathbf{A}$ | 1C (F01C)              |
| $\mathbf{S}$ | 1B (F01B)              |
| D            | 23 (F023)              |
| I            | 43 (F043)              |
| $\mathbf{J}$ | 3B (F03B)              |
| K            | 42 (F042)              |
| ${f L}$      | 4B (F04B)              |

https://techdocs.altium.com/display/FPGA/PS2+Keyboard+Scan+Codes

#### Prezentacja kodu źródłowego:

UWAGA – zamieszczony tutaj kod źródłowy jest uproszczony i służy jedynie do pokazania sposobu realizacji danego zagadnienia

W głównym module Tron zostały zadeklarowane następujące pola:

```
1 module Tron(
           //do klawiatury
          input keyboardData, keyboardCLK,
          );
10
11
12
          kbInput kbIn(keyboardCLK, keyboardData, direction1, direction2); //obsługa klawiatury
13
14
15
16
17 end module
18
19
20
21 module kbInput(keyboardCLK, keyboardData, direction1, direction2);
          input keyboardCLK, keyboardData;
23
2.4
          output reg [4:0] direction1, direction2;
          reg [7:0] code;
26
         reg [10:0] keyCode;
2.7
          reg recordNext = 0;
28
          integer count = 0;
29
30 always@(negedge keyboardCLK)
                                       //liczenie kodów klawiatury w celu uniknięcia przesunięcia fazowego
31
       begin
32
                  keyCode[count] = keyboardData;
                  count = count + 1;
                  if(count == 11)
                  begin
                          code = keyCode[8:1];
                          count = 0;
                  end
          always@(code)
                            //obsługa sterowania wężami, skręcanie
42
          begin
43
                  if(code == 8'h1D)
                  begin
                          direction1 <= 5'b00010;
45
46
                          direction2 <= direction2;
                  end
48
                  else if(code == 8'h1C)
49
                  begin
50
                          direction1 <= 5'b00100;
                          direction2 <= direction2;</pre>
51
52
                  end
                  else if(code == 8'h1B)
53
54
                  begin
55
                          direction1 <= 5'b01000;
56
                          direction2 <= direction2;
57
                  end
                  else if(code == 8'h23)
58
59
                  begin
                          direction1 <= 5'b10000;
60
61
                          direction2 <= direction2;</pre>
62
                  end
63
                  else if(code == 8'h43)
64
                  begin
                          direction2 <= 5'b00010;
                          direction1 <= direction1;</pre>
                  end
```

```
else if(code == 8'h3B)
70
                            direction2 <= 5'b00100;
71
                            direction1 <= direction1;</pre>
                    else if(code == 8'h42)
                   begin
                            direction2 <= 5'b01000;</pre>
                            direction1 <= direction1;</pre>
                   end
                    else if(code == 8'h4B)
                   begin
                            direction2 <= 5'b10000;
                            direction1 <= direction1;</pre>
                    end
83
                   else
                   begin
                            direction2 <= direction2;
86
                            direction1 <= direction1;
87
                    end
          end
88
89 endmodule
```

# Mechanika gry

#### Prezentacja kodu źródłowego:

UWAGA – zamieszczony tutaj kod źródłowy jest uproszczony i służy jedynie do pokazania sposobu realizacji danego zagadnienia

Poniższy kod źródłowy pokazuje sposób w jaki wąż się porusza.

W głównym module Tron zostały zadeklarowane następujące pola:

```
1 module Tron (
          wire [4:0] direction1, direction2;
          reg [6:0] size = 90;
          reg [9:0] snakeX1[0:127];
          reg [8:0] snakeY1[0:127];
         reg [9:0] snakeHeadX1;
          reg [9:0] snakeHeadY1;
11
         reg [9:0] snakeX2[0:127];
          reg [8:0] snakeY2[0:127];
         reg [9:0] snakeHeadX2;
          reg [9:0] snakeHeadY2;
         reg snakeHead1;
          reg snakeBody1;
17
         reg snakeHead2;
18
          reg snakeBody2;
19
         reg endGameR, endGameG;
20
          reg border;
21
          reg found;
22
          wire update, reset;
23
          integer count1, count2, count3;
24
25
26
          updateClk UPDATE(clk, update); //redukcja clocka do poruszania
27
28
29
30
          //UWAGA w kodzie źródłowym znajdują sie identyczne funkcje do sterowania drugim wężem
31
          always@(posedge update) //poruszanie weza 1
32
          begin
                  if(start)
33
34
                 begin
                          for(count1 = 127; count1 > 0; count1 = count1 - 1)
```

```
36
                                     begin
 37
                                             if(count1 \le size - 1)
 38
                                             begin
 39
                                                      snakeX1[count1] = snakeX1[count1 - 1];
 40
                                                      snakeY1[count1] = snakeY1[count1 - 1];
 41
 42
                                     end
 43
                             case (direction1)
 44
                                     5'b00010: snakeY1[0] \le (snakeY1[0] - 10);
 45
                                     5'b00100: snakeX1[0] <= (snakeX1[0] - 10);
                                     5'b01000: snakeY1[0] <= (snakeY1[0] + 10);
 47
                                     5'b10000: snakeX1[0] <= (snakeX1[0] + 10);
 48
                             endcase
 49
                    end
 50
                    else if(~start)
 51
                    begin
 52
                             for(count3 = 1; count3 < size; count3 = count3+1)</pre>
 53
                                    begin
 54
                                             snakeX1[count3] = 100;
                                             snakeY1[count3] = 100;
 55
 56
                                    end
 57
                             snakeX1[0] = 110;
 58
                             snakeY1[0] = 100;
 59
                    end
 60
 61
            end
 62
 63
            always@(posedge VGA_clk) //generowanie ciala weza 1
 64
 65
            begin
 66
                    found = 0;
 67
 68
                    for(count2 = 1; count2 < size; count2 = count2 + 1)</pre>
 69
                    begin
 70
                             if(~found)
 71
                            begin
 72
                                     \verb|snakeBody1| = ((xCount > snakeX1[count2] && xCount < snakeX1[count2] + \textbf{10})|
 73
                                                   && (yCount > snakeY1[count2] && yCount < snakeY1[count2]+10));
 74
                                     found = snakeBody1;
 75
 76
 77
            end
 78
 79
            always@(posedge VGA_clk) //generowanie glowy weza 1
 80
            begin
 81
                    snakeHead1 = (xCount > snakeX1[0] && xCount < (snakeX1[0]+10)) && \\
                                  (yCount > snakeY1[0] && yCount < (snakeY1[0]+10));
 83
 85
 86
 87 end module
 89
 90
 91 module updateClk(clk, update);
 92
            input clk;
 93
            output reg update;
            reg [21:0]count;
 94
 9.5
 96
            always@(posedge clk)
 97
            begin
 98
                     count <= count + 1;
 99
                    if(count == 1777777)
                    begin
101
                            update <= ~update;
                            count <= 0;
102
103
                    end
104
105 endmodule
```

# Podsumowanie projektu:

Prace nad projektem zostały zaplanowane na cały semestr, a osoby biorące w nim udział starały się trzymać ustalonych wcześniej terminów. Niestety nie wszystko udało się zrealizować – podczas wykonywania projektu została podjęta decyzja o zrezygnowaniu z bonusów. Wynika to z faktu braku czasu, zwłaszcza w okolicy końca semestru – trzeci rok studiów nie bez przyczyny uznawany jest za jeden z najcięższych. Póki co ta zasada się potwierdza.

Warto wylistować, oraz pokrótce opisać nabyte umiejętności:

- Stworzenie wyświetlania obrazu na monitorze była to dla nas nowość! Podczas naszego pierwszego projektu związanego z układami FPGA korzystaliśmy jedynie z siedmiosegmentowego wyświetlacza na płytce. W tym projekcie nauczyliśmy się działania oraz wyświetlania obrazu za pomocą kabla VGA. Okazało się, że nie jest to zagadnienie bardzo skomplikowane wbrew naszym początkowym obawom.
- Rozszerzenie funkcjonalności płytki nasz projekt wymagał sterowania postaciami, a więc
  potrzebowaliśmy klawiatury! Fabrycznie nasza płytka (DTE 10Lite) nie jest wyposażona ani w
  złącze PS/2, ani w USB. Byliśmy zmuszeni do rozszerzenia funkcjonalności naszej płytki,
  poprzez zlutowanie żeńskiego złącza do nakładki na piny w naszej płytce. Nabyliśmy
  umiejętność rozszerzania funkcjonalności układów FPGA, oraz działania klawiatury.
- Stworzenie spójnej i działającej mechaniki gry. Umiejętność, która mamy nadzieję zaowocuje w przyszłości!

Obie osoby są zadowolone oraz bardzo usatysfakcjonowane efektami własnej pracy. Uważamy, że wybrany temat bardzo nas rozwinął, oraz okazał się bardziej ciekawy niż wydawało się to na początku! Nauczyliśmy się zupełnie innego stylu programowania. Zostaliśmy zmuszeni do sprzętowego myślenia na poziomie bramek i rejestrów i porzucenia całkowicie programistycznego myślenia jakiego nauczyliśmy się wraz z językami C oraz Java. Warto nadmienić, że nikt z uczestników nie miał większej wiedzy ani doświadczenia w wytwarzaniu oprogramowania w taki sposób.

#### Wnioski

- Układy FPGA dają bardzo szerokie spektrum możliwości my stworzyliśmy grę, ale to tylko jedna z kilkudziesięciu możliwości wykorzystania naszej płytki.
- Sposób myślenia inny niż w wysokopoziomowych językach jest naszym zdaniem bardzo
  istotną rzeczą. W perspektywie kilkuletniej programiści specjaliści w jakiejś wąskiej
  dziedzinie, powinniśmy mieć szerszy obraz na Informatykę jako całość. Ten projekt
  zdecydowanie poszerzył nasze horyzonty.
- Układy FPGA, choć momentami trudne są bardzo interesujące i przyszłościowe niedawno została wydana książka o tematyce wytwarzania gier w Verilogu. Link: <a href="https://www.amazon.com/Designing-Video-Game-Hardware-Verilog/dp/1728619440">https://www.amazon.com/Designing-Video-Game-Hardware-Verilog/dp/1728619440</a>

# Literatura:

Specyfikacja płytki: <a href="https://download.kamami.pl/p562820-DE10-Lite\_User\_Manual.pdf">https://download.kamami.pl/p562820-DE10-Lite\_User\_Manual.pdf</a>

Podstawy VGA: <a href="https://timetoexplore.net/blog/arty-fpga-vga-verilog-01">https://timetoexplore.net/blog/arty-fpga-vga-verilog-01</a>

Przykładowa gra w na układ FPGA: <a href="https://www.fpga4fun.com/PongGame.html">https://www.fpga4fun.com/PongGame.html</a>

Filmik o vga i fpga: <a href="https://www.youtube.com/watch?v=4enWoVHCykI&t=12s">https://www.youtube.com/watch?v=4enWoVHCykI&t=12s</a>

Klawiatura w układach FPGA: <a href="https://www.youtube.com/watch?v=EtJBqvk1ZZw">https://www.youtube.com/watch?v=EtJBqvk1ZZw</a>

Kurs FPGA: <a href="https://forbot.pl/blog/kurs-fpga-podstawy-vhdl-w-praktyce-spis-">https://forbot.pl/blog/kurs-fpga-podstawy-vhdl-w-praktyce-spis-</a>

tresci-id22265